...
首页> 外文期刊>電子情報通信学会技術研究報告. ディペンダブルコンピュ-ティング. Dependable Computing >統計的手法を用いた並列化コンパイラ協調マルチコアアーキテクチャシミュレータ高速化手法
【24h】

統計的手法を用いた並列化コンパイラ協調マルチコアアーキテクチャシミュレータ高速化手法

机译:并行化编译器协同多核架构模拟器使用统计方法的超速方法

获取原文
获取原文并翻译 | 示例
           

摘要

本稿では,並列化コンパイラと協調しマルチコアアーキテクチャシミュレーションを高速化する手法を提案する.本手法では,まず実機での逐次実行のプロファイルを取得し,そのプロファイル結果をx-means法でクラスタリングすることにより,評価対象アーキテクチャの詳細シミュレーションを行う箇所を特定する.さらに,クラスタリングの情報と評価対象マルチコアで実行するアプリケーションから,並列化コンパイラは精度切り替えコードを含む並列化コードを生成する.評価の結果,16コアのシミュレーションをSPECベンチマークのequakeにおいて誤差0.04%で437倍,MediaBenchのMPEG2エンコーダにおいて誤差0.04%で28倍の速度向上をそれぞれ得ることが出来た.
机译:在本文中,我们提出了一种方法来加快与并行化编译器合作的多核架构模拟。 在该方法中,首先,获取在实际机器上的顺序执行的简档,并且轮廓结果由X-ulit方法进行聚类,并且识别评估目标架构的详细仿真。 此外,根据用群集信息和要评估的多核的信息执行,并行化编译器生成包括精度切换代码的​​并行化代码。 由于评估的结果,在0.04%的规格基准时,在误差0.04%时获得了16个核模拟,并且可以在0.04%的误差下获得MEDBENCH的MPEG2编码器。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号