...
首页> 外文期刊>Analog Integrated Circuits and Signal Processing >Current-mode CMOS multiplier/divider circuit operating in linear/saturation regions
【24h】

Current-mode CMOS multiplier/divider circuit operating in linear/saturation regions

机译:在线性/饱和区域工作的电流模式CMOS乘法器/除法器电路

获取原文
获取原文并翻译 | 示例

摘要

A CMOS current-mode analog multiplier/divider circuit is presented. It is suited to standard CMOS fabrication and can be successfully employed in a wide range of analog signal processing applications. Measurement results for a 0.5 μm CMOS test chip prototype verify the approach employed. The circuit consumes 120 μW using a single supply voltage of 1.5 V and requires a silicon area of 150 × 140 μm.
机译:提出了一种CMOS电流模式模拟乘法器/除法器电路。它适合于标准CMOS制造,并可以成功地用于各种模拟信号处理应用中。 0.5μmCMOS测试芯片原型的测量结果验证了所采用的方法。使用1.5 V的单电源电压,该电路消耗120μW的电流,并需要150×140μm的硅面积。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号