首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >An efficient exploration scheme for datapath width optimization of embedded processor systems
【24h】

An efficient exploration scheme for datapath width optimization of embedded processor systems

机译:嵌入式处理器系统数据路径宽度优化的高效探索方案

获取原文
获取原文并翻译 | 示例
           

摘要

Datapath width optimization is very effective for designing a custom-made processor system with low cost and less power/energy consumption. However, to determine an optimal value of datapath width, designers need to iteratively work on a number of customizations which results in a long design time. In order to reduce design time, we propose an efficient scheme for reducing the design exploration space for the optimization. Through a single-pass simulation for a reference customization and a model for estimating and evaluating performance, reduction in design exploration space can be achieved. Experimental results show that a substantial reduction in design exploration space is possible.
机译:DataPath宽度优化对于设计具有低成本和低功耗/能耗的定制处理器系统非常有效。 但是,要确定数据路径宽度的最佳值,设计人员需要迭代地处理许多导致长设计时间的自定义项。 为了减少设计时间,我们提出了一种有效的方案来减少优化设计探索空间。 通过用于参考定制的一次通过模拟和用于估算和评估性能的模型,可以实现设计探索空间的减少。 实验结果表明,设计勘探空间的大幅减少是可能的。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号