首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >コヒーレントキャッシュを用いたSoCのシステム設計技法
【24h】

コヒーレントキャッシュを用いたSoCのシステム設計技法

机译:SOC使用相干缓存的系统设计技术

获取原文
获取原文并翻译 | 示例
       

摘要

1チップ上に多数のプロセッサコアを搭載するチップマルチプロセッサ(CMP)では,搭載するコア数の増大に伴い,メモリモデルが全体の性能,消費電力やスケーラビリティに与える影響が大きくなっている.コヒーレントキャッシュモデルは,プログラミングが容易であることもあり,CMPにおいて幅広く採用されている.一方で,現在のSoCは各機能ブロックが独自の局所メモリを持っており,メモリ間でDMA転送することで処理を進める広義のストリーミングメモリモデルであるとみなせる.SoCは高度なヘテロジこアス化が進hでおり,その機能設計はCMPのそれに比べても非常に難しくなっており,今後SoCの大規模化が進むにつれて機能設計やその検証が非現実的なまで難しくなることが予測される.本稿では,周辺アクセラレータを含めたSoC全体で大規模にコヒーレントキャッシュを採用することで,SoCシステム全体をコヒーレントキャッシュモデルとみなす全コヒーレントSoC(FC-SoC)モデルについて説明する.FC-SoCモデルでは,通信部分をコヒーレントキャッシュと抽象化しているため,機能ブロックの設計と通信部分の設計を分離して進めることができ,またコヒーレントキャッシュモデルを採用することで機能設計を容易化することが可能である.本稿では,またFC-SoCモデル向けのシステム設計手法について説明する.
机译:在一个芯片上配备大量处理器核的芯片多处理器(CMP)中,内存模型对整体性能,功耗和可扩展性的影响较大,随着要安装的核心数量而大。相干的缓存模型可能易于编程,并且广泛采用CMP。另一方面,当前SOC可以被认为是具有自己的本地存储器的广义流存储模型,其具有自己的本地存储器并且是存储器之间的DMA传输。 SOC是一种高级异性方法H,其功能设计比CMP的功能更困难,并且功能设计及其作为大规模SOC的验证预测是困难的。本文介绍了一种总相干的SOC(FC-SOC)模型,其将整个SOC系统考虑作为相干高速缓存模型,通过通过SOC采用大规模的大规模,包括周围加速器。在FC-SOC模型中,由于通信部分用相干高速缓存抽象,因此可以分离功能块的设计和通信部分的设计,并通过采用相干的高速缓存模型来促进功能设计。它有可能做。在本文中,我们还将描述FC-SOC模型的系统设计方法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号