...
首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >Effects of power-supply parasitic components on substrate noise generation in large-scale digital circuits
【24h】

Effects of power-supply parasitic components on substrate noise generation in large-scale digital circuits

机译:电力供应寄生成分对大型数字电路基材噪声产生的影响

获取原文
获取原文并翻译 | 示例
           

摘要

Activity controllable noise source and arrayed substrate voltage detectors use a 0.25-μm, 2.5-V CMOS technology and enable substrate noise measurements with controlled logic density/activity distributions. These circuits are used for exploring effects of power-supply parasitic components on substrate noise generation in practical large-scale CMOS digital circuits. Spatially distributed parasitic impedances on power-supply and return wirings cause the noise generation locally, and moreover, screen the effect of noise attenuation by parasitic capacitances of logic elements working as charge reservoirs.
机译:活动可控噪声源和阵列基板电压检测器使用0.25-μm,2.5V CMOS技术,使基板噪声测量与受控逻辑密度/活动分布启用。 这些电路用于探索电源寄生成分对实际大规模CMOS数字电路中的基板噪声产生的影响。 电源和返回布线上的空间分布寄生阻抗导致本地噪声产生,而且屏蔽逻辑元件的寄生电容作为电荷储存器的寄生电容的效果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号