...
首页> 外文期刊>東芝レビュー >タイムインタリーブADCの高速化と小面積化を両立させるデジタル補正技術
【24h】

タイムインタリーブADCの高速化と小面積化を両立させるデジタル補正技術

机译:数字校正技术结合了高速且较小的时间交错ADC集成

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

通信速度とデータレートの増加に伴い,無線通信用ICのアナログデジタル変換回路(ADC)の高速化が強く求められている。これを実現する有力な手法として,複数のADCを並列動作させて高速化を図るタイムインタリーブADC(TI-ADC)が注目されている。しかし,半導体製造時に生じるADCの性能ばらつきがTI-ADCの性能を劣化させるため,これを補正する大規模なハードウェアが必要となり,製造コストが増大するという課題があった。今回東芝は,従来と同等の補正精度を維持しつつ,デジタル補正回路のハードウェア量を大幅に削減して小型化できる新たな補正技術を開発した。ADCのばらつきでデジタル出力信号に高調波が発生することに着目し,発生した高調波成分だけを抽出してデジタル出力信号から減じることで高調波をキャンセルする手法である。次世代無線通信用ICへの応用として,分解能が10ビットでTI数が4の10ビット4TI-ADCについて,この手法をシミュレーションで検証し,デジタル補正回路のハードウェア量を約80%削減できることを実証した。
机译:随着通信速度的增加和数据速率,强烈需要加速无线通信IC的模数转换电路(ADC)。作为实现这一点的强大方法,用于加速多个ADC的时间交织ADC(TI-ADC)引起了注意力。然而,由于半导体制造时生成的ADC的性能变化降低了TI-ADC的性能,因此需要需要校正的大规模硬件,并且制造成本增加。这次Toshiba开发了一种新的校正技术,可以显着降低数字校正电路的硬件量,同时保持与过去相同的校正精度。它是通过仅通过仅通过ADC的变化提取产生的谐波分量而仅取消产生的谐波分量并减去谐波来消除谐波的方法。作为对下一代无线通信IC的应用,可以通过模拟验证该方法,并且数字校正电路的硬件量可以减小10位4 Ti-ADC的大约80%,具有10位分辨率。证明。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号