...
首页> 外文期刊>VLSI Report >65nmプロセス採用のFPGA開発-低消費電力と高性能化のバランスが鍵
【24h】

65nmプロセス採用のFPGA開発-低消費電力と高性能化のバランスが鍵

机译:65 NM过程采用FPGA发展 - 低功耗和高性能平衡键

获取原文
获取原文并翻译 | 示例

摘要

PLD (Programmable Logic Device)の一種で高集積タイプのFPGA (Field Programmable Gate Array)は,何度でも書き換えが可能なSRAMやフラッシュメモリをベースとしたプログラマブルな論理セル,入出力セル,配線領域から構成される。 PLDとFPGAでは回路構成が異なるものの,用途や利用可能ゲート数はほぼ同様である。 PLDは,ASICと比較すると,汎用品であるがゆえに早い市場投入が可能である。従来はシステム開発段階での試作用や,出荷開始時の一時的な増産,量産終了時などに用いられてきたが,最近では,携帯電話やLAN関係の最終製品にも用途が広がっている。Time-to-Marketが重要視される中,ASICマーケットの置き換えが進hでいる。
机译:一种类型的PLD(可编程逻辑设备)和高集成型FPGA(现场可编程门阵列)是基于SRAM或闪存的可编程逻辑单元,其可以从可编程逻辑单元,输入/输出单元和布线区域重写多次将会完成。 尽管电路配置在PLD和FPGA中不同,但是应用和可用门的数量几乎是相同的。 PLD是与ASIC相比的通用产品的多功能产品。 传统上,它已被用于系统开发阶段的试验制造,并且在发货时暂时增加,并且在批量生产结束时,但最近,应用也在手机和局域网关系的最终产品中传播。 虽然上市时间很重要,但取代ASIC市场正在进行中。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号