...
首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >プログラム可能な素子を利用したゲートレベル回路のデバッグ手法
【24h】

プログラム可能な素子を利用したゲートレベル回路のデバッグ手法

机译:使用可编程元件的门级电路调试方法

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

VLSIが大規模化する中で,回路のデバッグを自動的に行うアルゴリズムの研究が重要となっている.本稿ではディジタル回路のデバッグ手法として,ルックアップテーブル(LUT)やマルチプレクサ(MUX)を用いた手法に注目する.LUTやMUXが挿入された回路を,製造後の故障や回路の修正に利用する手法は既に提案されている.しかし,この手法をデバッグに利用する場合には,LUTを挿入する位置を決定する必要があり,またデバッグのために,LUTの入力に信号を追加することが必要な場合もある.本稿では,デバッグを行うたあにLUTの入力に追加する信号を絞り込む手法を提案する.すなわちバグが生じた際,異なる複数の入力信号に対してLUTへの入力が同じであるとき,値の異なる信号を追加することが必要になる.これを利用して実験を行い,産業用の例題に対して効率良く追加する信号を探索できることを示す.
机译:随着VLSI规模的增长,研究自动调试电路的算法非常重要。在本文中,我们将重点放在使用查找表(LUT)和多路复用器(MUX)作为数字电路的调试方法的方法上。已经提出了一种方法,其中在其中插入了LUT或MUX的电路用于在制造后校正故障或电路。但是,在使用这种方法进行调试时,必须确定插入LUT的位置,并且可能需要在LUT的输入端添加信号以进行调试。在本文中,我们提出了一种在调试时缩小要添加到LUT输入的信号的方法。也就是说,当发生错误时,当LUT的输入对于多个不同的输入信号相同时,有必要添加具有不同值的信号。我们将使用它进行实验,并表明可以有效地搜索要添加到工业示例中的信号。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号