首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >スケーラブルFPGAシステムにおけるハードウェア拡張方式
【24h】

スケーラブルFPGAシステムにおけるハードウェア拡張方式

机译:可扩展FPGA系统中的硬件扩展方法

获取原文
获取原文并翻译 | 示例
           

摘要

近年,高性能計算(HPC)の分野において,膨大な処理を要する計算に対して,定型化されたアルゴリズムをFPGAによりハードウェア化する動きがある.しかしながら,FPGAの容量には限界があり,大規模な回路を実現するためには,FPGAボード間を高速シリアル通信技術を活用し,物理的に分散したFPGA間において,論理的に一つの大規模回路を実現するための機構が必要である.本論文では,現在開発を進めているスケーラブルFPGAシステムにハードウェアを拡張するための機構を提案し,その実現可能性について議論し,今後の発展性について述べる.
机译:近年来,在高性能计算(HPC)领域中,出现了通过FPGA将标准化算法硬件化以进行需要大量处理的计算的运动。但是,FPGA的容量受到限制,为了实现大规模电路,在FPGA板之间使用了高速串行通信技术,而在物理上分布的FPGA之间则采用了一种逻辑上的大规模方法。需要一种机制来实现电路。在本文中,我们提出了一种将硬件扩展到当前正在开发的可扩展FPGA系统的机制,讨论了其可行性,并描述了其未来的发展潜力。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号