首页> 外文期刊>電子情報通信学会技術研究報告. コンピュ-タシステム. Computer Systems >動的リコンフィギャラブルプロセッサを用いたIPsecアクセラレータの設計と実装
【24h】

動的リコンフィギャラブルプロセッサを用いたIPsecアクセラレータの設計と実装

机译:具有动态可重新配置处理器的IPsec加速器的设计和实现

获取原文
获取原文并翻译 | 示例
           

摘要

近年,続々と登場する動的リコンフィギャラプルデバイスは,複数の回路構成情報をチップ内部に保持するマルチコンテキスト機能や,外部より構成情報を動的にロードする機能をもつ.これらの機能を有効に利用することにより,チップ内部に保持可能なハードウェアサイズを越える回路や,複数のアプリケーションを実行する仮想ハードウェアの実現が可能となる?本稿では,NECの動的リコンフィギャラブルプロセッサであるDynamically Reconfigurable Processor(DRP)を用いて,複数の暗号処理を動的にスイッチすることが可能なIPsecアクセラレータを設計,実装し,評価を行った.また仮想ハードウェア実現に向けた設計上の問題点を明らかにし,その解決策についての検討を行った.
机译:近年来,一个又一个出现的动态重组设备具有将多个电路配置信息保存在芯片内部的多上下文功能,以及从外部动态加载配置信息的功能。通过有效利用这些功能,可以实现超出芯片内部可容纳的硬件大小的电路以及执行多种应用程序的虚拟硬件。我们设计,实施和评估了一个IPsec加速器,该加速器可以使用动态可重新配置处理器(DRP)(一种可使用的处理器)来动态切换多个加密过程。我们还阐明了实现虚拟硬件的设计问题,并研究了解决方案。

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号