首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >A method of estimation of digital correction coefficient of capacitor mismatch for pipeline analog-to-digital converters
【24h】

A method of estimation of digital correction coefficient of capacitor mismatch for pipeline analog-to-digital converters

机译:流水线模数转换器电容器失配数字校正系数的估算方法

获取原文
获取原文并翻译 | 示例
           

摘要

An estimation method, in which digital correction coefficients due to capacitor mismatch in pipelined ADC are directly measured by the error coefficients using the ADC INL plot, is described. The proposed technique can be applied for various types of pipelined ADC architectures. Test results using an implemented 10-bit pipelined ADC show that the ADC achieves a maximum signal-to-noise-and-distortion ratio of 56.5dB, a maximum integral non-linearity of 0.3 LSB, and a maximum differential non-linearity of 0.3 LSB using the digital calibration.
机译:描述了一种估计方法,其中使用ADC INL图通过误差系数直接测量由于流水线ADC中的电容器失配而导致的数字校正系数。所提出的技术可以应用于各种类型的流水线ADC体系结构。使用已实现的10位流水线ADC的测试结果表明,该ADC的最大信噪比为56.5dB,最大积分非线性度为0.3 LSB,最大差分非线性度为0.3 LSB使用数字校准。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号