首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム
【24h】

MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム

机译:用于带有MIMD计算器阵列动态可重配置加速器的异构多核处理器的FPGA平台

获取原文
获取原文并翻译 | 示例
           

摘要

メディア処理から高性能計算までカバーできるエネルギー効率のよいアーキテクチャとして,CPUとアクセラレータを組み合わせたヘテロジニアスマルチコアアーキテクチャが注目されている.応用に依存して処理の性質,要求仕様などが異なるため,応用に応じて最適なアクセラレータの構成も異なる.そこで,本稿では,再構成可能デバイスであるFPGAを用いてヘテロジニアスマルチコアアーキテクチャのプラットフォームを構築し,応用毎に最適なアーキテクチャを構築することを目的とする.特に,独立制御可能な演算器が2次元アレイ状に接続されたMIMD-2D型アクセラレータを備えるヘテロジニアスマルチコアアーキテクチャのためのFPGAプラットフォームを報告する.
机译:结合了CPU和加速器的异构多核体系结构作为一种高能效的体系结构已受到关注,该体系结构涵盖从媒体处理到高性能计算的所有内容。由于加工性能和所需规格因应用而异,因此最佳的促进剂配置也因应用而异。因此,本文的目的是使用FPGA(一种可重配置的器件)构建异构多核架构平台,并为每种应用构建最佳架构。特别是,我们报告了一种具有MIMOD-2D加速器的异构多核架构的FPGA平台,其中,可独立控制的算术单元以二维阵列连接。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号