首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >グランドラインでの電圧降下の影響を受けない電流源と入力ディジタル符号に依存する時定数変化のない出力端子構成とを用いたMOS、14ビット、高速DACの検討
【24h】

グランドラインでの電圧降下の影響を受けない電流源と入力ディジタル符号に依存する時定数変化のない出力端子構成とを用いたMOS、14ビット、高速DACの検討

机译:使用不受接地线压降影响的电流源以及不改变时间常数(取决于输入数字代码)的输出端配置,检查MOS,14位高速DAC。

获取原文
获取原文并翻译 | 示例
           

摘要

高精度で高速なMOS DACを実現するための設計手法を提案する。 第1に、ラインインピーダンスによる電圧降下の影響をなくす新たな構成を適用することで14ビット精度を確保する電流源マトリクスを実現する。 第2に、高周波特性の劣化が入力ディジタル符号に依存する出力端子の時定数変化によっておこる事を確認し、該時定数変化を軽減した出力回路を提供する。
机译:我们提出一种设计方法,以实现高精度和高速MOS DAC。首先,通过采用消除线路阻抗引起的电压降影响的新配置,可实现确保14位精度的电流源矩阵。其次,确认高频特性的劣化是由输出端子的时间常数随输入数字码的变化而引起的,并且提供了一种减小时间常数变化的输出电路。

著录项

相似文献

  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号