...
首页> 外文期刊>Very Large Scale Integration (VLSI) Systems, IEEE Transactions on >High Speed Architectures for Finding the First two Maximum/Minimum Values
【24h】

High Speed Architectures for Finding the First two Maximum/Minimum Values

机译:用于查找前两个最大值/最小值的高速体系结构

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

High speed architectures for finding the first two maximum/minimum values are of paramount importance in several applications, including iterative (e.g., turbo and low-density-parity-check) decoders. In this brief, stemming from a previous work, based on radix-2 solutions, we propose higher and mixed radix implementations that improve the architecture latency. Post place and route results on a 180-nm CMOS standard cell technology show that the proposed architectures achieve lower latency than radix-2 solutions with a moderate area increase.
机译:在包括迭代(例如,turbo和低密度奇偶校验)解码器的几种应用中,用于找到前两个最大值/最小值的高速架构是最重要的。在此简要说明中,基于先前的基于radix-2解决方案的工作,我们提出了更高和混合的radix实现,以改善架构延迟。在180纳米CMOS标准单元技术上的放置和布线结果表明,所提出的体系结构比radix-2解决方案具有更低的延迟,且面积增加适中。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号