首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 160K Gates/4.5 KB SRAM H.264 Video Decoder for HDTV Applications
【24h】

A 160K Gates/4.5 KB SRAM H.264 Video Decoder for HDTV Applications

机译:适用于HDTV应用的160K Gates / 4.5 KB SRAM H.264视频解码器

获取原文
获取原文并翻译 | 示例
           

摘要

In this paper, a low-cost H.264/AVC video decoder design is presented for high definition television (HDTV) applications. Through optimization from algorithmic and architectural perspectives, the proposed design can achieve real-time H.264 video decoding on HD1080 video (1920 times 1088@30 Hz) when operating at 120 MHz with 320 mW power dissipation. Fabricated by using the TSMC one-poly six-metal 0.18 mum CMOS technology, the proposed design occupies 2.9times2.9 mm2 silicon area with the hardware complexity of 160K gates and 4.5K bytes of local memory
机译:本文提出了一种针对高清电视(HDTV)应用的低成本H.264 / AVC视频解码器设计。通过从算法和架构的角度进行优化,当在120 MHz且功耗为320 mW的条件下工作时,该设计可以对HD1080视频(1920倍1088 @ 30 Hz)实现实时H.264视频解码。该设计采用台积电一元六金属0.18微米CMOS技术制造,占用硅面积2.9 x 2.9 mm2,硬件复杂度为160K门和4.5K字节本地存储器

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号