首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 6-bit 800-MS/s Pipelined A/D Converter With Open-Loop Amplifiers
【24h】

A 6-bit 800-MS/s Pipelined A/D Converter With Open-Loop Amplifiers

机译:具有开环放大器的6位800-MS / s流水线A / D转换器

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

A 6-bit 800-MS/s pipelined A/D converter (ADC) achieves SNDR and SFDR of 33.7 dB and 47.5 dB, respectively. Employing voltage-mode open-loop amplifiers in gain stages, global gain control techniques, and two-bank-interleaved architecture, the proposed pipelined A/D converter relaxes stringent design tradeoffs between speed and power. Fabricated in a 0.18-mum CMOS technology, the ADC consumes 105 mW from a 1.8-V power supply while the active area is only 0.5 mm2
机译:一个6位800-MS / s流水线A / D转换器(ADC)分别实现了33.7 dB和47.5 dB的SNDR和SFDR。拟议中的流水线A / D转换器在增益级采用电压模式开环放大器,全局增益控制技术和两排交错结构,从而放松了速度与功率之间的严格设计折衷。 ADC采用0.18um CMOS技术制造,使用1.8V电源时消耗105mW的功率,而有效面积仅为0.5mm2

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号