首页> 外国专利> Analog-to-digital Converter Using Lookahead Pipelined Architecture and Open-loop Residue Amplifiers

Analog-to-digital Converter Using Lookahead Pipelined Architecture and Open-loop Residue Amplifiers

机译:采用前瞻流水线架构和开环残差放大器的模数转换器

摘要

A lookahead pipelined ADC architecture uses open-loop residue amplifiers with calibration. This approach is able to achieve a high-speed, high-accuracy ADC with reduced power consumption. In one aspect, an ADC pipeline unit includes a plurality of lookahead pipeline stages (i.e., an ADC lookahead pipeline) coupled to a calibration unit. The ADC lookahead pipeline uses open-loop residue amplifiers. The calibration unit compensates for non-linearity in the open-loop amplifiers.
机译:前瞻流水线ADC架构使用带校准的开环残余放大器。这种方法能够实现功耗降低的高速,高精度ADC。在一方面,ADC管线单元包括耦合到校准单元的多个前瞻管线级(即,ADC前瞻管线)。 ADC超前流水线使用开环余数放大器。校准单元补偿开环放大器中的非线性。

著录项

  • 公开/公告号US2007176814A1

    专利类型

  • 公开/公告日2007-08-02

    原文格式PDF

  • 申请/专利权人 CARL GRACE;

    申请/专利号US20060551701

  • 发明设计人 CARL GRACE;

    申请日2006-10-20

  • 分类号H03M1/12;

  • 国家 US

  • 入库时间 2022-08-21 21:04:48

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号