首页> 外文期刊>Solid-State Circuits, IEEE Journal of >A 12-Bit 1.25-GS/s DAC in 90 nm CMOS With '> 70 dB SFDR up to 500 MHz
【24h】

A 12-Bit 1.25-GS/s DAC in 90 nm CMOS With '> 70 dB SFDR up to 500 MHz

机译:具有90 nm CMOS的12位1.25-GS / s DAC,最高500 MHz时具有“> 70 dB SFDR

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

A current-steering digital-to-analog converter (DAC) was fabricated using a 90 nm CMOS technology. Its dynamic performance is enhanced by adopting a digital random return-to-zero (DRRZ) operation and a compact current cell design. The DRRZ also facilitates a current-cell background calibration technique that ensures the DAC static linearity. The measured differential nonlinearity (DNL) is 0.5 LSB and the integral nonlinearity (INL) is 1.2 LSB. At 1.25 GS/s sampling rate, the DAC achieves a spurious-free dynamic range (SFDR) better than 70 dB up to 500 MHz input frequency. The DAC occupies an active area of 1100 750 . It consumes a total of 128 mW from a 1.2 V and a 2.5 V supply.
机译:使用90 nm CMOS技术制造了电流控制型数模转换器(DAC)。通过采用数字随机归零(DRRZ)操作和紧凑型电流单元设计,可增强其动态性能。 DRRZ还有助于确保DAC静态线性度的电流单元背景校准技术。测得的差分非线性(DNL)为0.5 LSB,积分非线性(INL)为1.2 LSB。在1.25 GS / s的采样率下,DAC在高达500 MHz的输入频率下实现了优于70 dB的无杂散动态范围(SFDR)。 DAC的有效面积为1100 750。它在1.2 V和2.5 V电源下的总功耗为128 mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号