机译:具有90 nm CMOS的12位1.25-GS / s DAC,最高500 MHz时具有“> 70 dB SFDR
Dept. of Electron. Eng., Nat. Chiao-Tung Univ., Hsinchu, Taiwan;
Background calibration; D/A converters; current-steering; digital random return-to-zero (DRRZ); digital-analog conversion; digital-to-analog converter (DAC); return-to-zero (RZ);
机译:40 MHz-BW 12位连续时间匕首I磅调制器,具有数字校准功能,在90 nm CMOS中具有84.2 dB-SFDR
机译:具有90nm CMOS的数字校准和84.2dB-SFDR的40MHz-BW 12位连续时间ΔΣ调制器
机译:具有58.2-dB SFDR,68- $ muhbox {W / Pole / MHz} $效率和0.13- $ hbox {mm} ^ {2} $芯片尺寸的五阶20MHz晶体管化$ LC $梯形LPF在90纳米CMOS中
机译:具有90nm CMOS的12b 1.25GS / s DAC,具有高达70MHz的SFDR(最高500MHz)
机译:使用混频器切换方法的130nm CMOS的500MHz至6GHz软件定义的接收器。
机译:使用标准BSI工艺制造的3.0μm三倍增益像素的90 dB以上场景内单曝光动态范围CMOS图像传感器
机译:一个0.2至2MHz带宽,50至86dB SNDR,16至22mW灵活的四阶ΣΔ调制器,在1.2V 90nm CMOS中具有DC至44MHz可调中心频率
机译:12位10 mHz BiCmOs比较器