...
首页> 外文期刊>电波新闻 >ザイリンクスUltra Scaleアーキテクチャ 業界初のASICクラスAll Programmableアーキテクチャ
【24h】

ザイリンクスUltra Scaleアーキテクチャ 業界初のASICクラスAll Programmableアーキテクチャ

机译:Xilinx超大规模架构行业首个ASIC类全可编程架构

获取原文
获取原文并翻译 | 示例

摘要

1Tbpsクラスのネットワーク機器や、4K/2Kを超える8Kのウルトラハイビジョンなど次世代高性能システムにおいて、テラビットおよびテラフロップスまでのフルラインレートの処理を行いながら数百Gbpsレベルのシステム性能を実現するには、アーキテクチャレベルで革新的なアプローチが必要である。従来のFPGAのように、各トランジスタやシステムブロックの性能を向上したり、デバイス内のリソース数を増やすだけでは不十分である。次世代高性能アプリケーションが必要とする、大容量データフローとインテリジェントパケット、DSP、または画像処理に対応するため、デバイス間のIO帯域確保、高精度なクロッキング、クリティカルパスへの対応、インターコネクトによるタイミングクロージャの問題、およびリソース使用率の低下といった点を根本的に改良することが不可欠である。UltraScale™アーキテクチャは、これらの問題を解決するために、AllProgrammableアーキテクチャに最先端のASICテクノロジを導入して開発された。UltraScaleアーキテクチャは、システムの全体的なスケーラビリティを制限するスループットおよびレイテンシの制限を解消し、システム性能向上の最大のボトルネックであるインターコネクト問題を解決する。
机译:在下一代高性能系统(例如1Tbps级网络设备和4K / 2K 8K超高清系统)中,在高达数百兆位和千万亿次触发器的情况下执行全线速处理,同时达到数百Gbps的系统性能。需要在体系结构级别上创新的方法。像传统的FPGA那样,仅仅改善每个晶体管或系统模块的性能或增加设备中的资源数量是不够的。下一代高性能应用程序需要的大容量数据流和智能数据包,DSP或图像处理,确保设备之间的IO带宽,精确的时钟,关键路径支持和互连时序必须对诸如关闭问题和资源利用率低之类的问题进行根本改进。通过将最先进的ASIC技术引入All Programmable架构来开发UltraScale™架构,以解决这些问题。 UltraScale体系结构消除了吞吐量和延迟限制,这些限制限制了系统的总体可扩展性,并解决了互连瓶颈,这是提高系统性能的最大瓶颈。

著录项

  • 来源
    《电波新闻 》 |2013年第25期| 12-13| 共2页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 jpn
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号