...
首页> 外文期刊>IEEE microwave and wireless components letters >Direct digital synthesizer with ROM-Less architecture at 13-GHz clock frequency in InP DHBT technology
【24h】

Direct digital synthesizer with ROM-Less architecture at 13-GHz clock frequency in InP DHBT technology

机译:InP DHBT技术中具有ROM-Less架构且时钟频率为13 GHz的直接数字合成器

获取原文
获取原文并翻译 | 示例

摘要

A direct digital synthesizer (DDS) implemented in InP double heterojunction bipolar transistor (DHBT) technology is reported. The DDS has a ROM-less architecture and instead uses digital logic for phase conversion. The DDS operates up to a 13 GHz clock rate and is capable of synthesizing output frequencies up to 6.5 GHz. Measured spurious free dynamic range (SFDR)ranged from 34 dBc at low frequency control words (FCWs) to 26.67 dBc at high FCWs. The test circuit is implemented with 1646 transistors and consumes 5.42W of power.
机译:报告了采用InP双异质结双极晶体管(DHBT)技术实现的直接数字合成器(DDS)。 DDS具有无ROM架构,而是使用数字逻辑进行相位转换。 DDS的最高时钟频率为13 GHz,并且能够合成高达6.5 GHz的输出频率。测得的无杂散动态范围(SFDR)范围从低频控制字(FCW)的34 dBc到高FCW的26.67 dBc。测试电路由1646个晶体管实现,功耗为5.42W。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号