首页> 外文期刊>Microelectronics journal >FPGA and ASIC implementation of robust invisible binary image watermarking algorithm using connectivity preserving criteria
【24h】

FPGA and ASIC implementation of robust invisible binary image watermarking algorithm using connectivity preserving criteria

机译:使用连通性保留准则的鲁棒不可见二值图像水印算法的FPGA和ASIC实现

获取原文
获取原文并翻译 | 示例
           

摘要

Digital watermarking is the process of hiding information into a digital signal to authenticate the contents of digital data. There are number of watermarking algorithm implemented in software and few in hardware. This paper discusses the implementation of robust invisible binary image watermarking algorithm in Field Programmable Gate Array (FPGA) and Application Specific Integrated Circuits (ASIC) using connectivity preserving criteria. The algorithm is processed in spatial domain. The algorithm is prototyped in (i) XILINX FPGA (ii) 130 nm ASIC. The algorithm is tested in Virtex-E (xcv50e-8-cs144) FPGA and implemented in an ASIC.
机译:数字水印是将信息隐藏到数字信号中以认证数字数据内容的过程。在软件中实现的水印算法数量很多,而在硬件中实现的算法很少。本文讨论了使用连通性保留准则在现场可编程门阵列(FPGA)和专用集成电路(ASIC)中实现鲁棒的不可见二进制图像水印算法的实现。该算法在空间域中处理。该算法在(i)XILINX FPGA(ii)130 nm ASIC中原型化。该算法已在Virtex-E(xcv50e-8-cs144)FPGA中进行了测试,并在ASIC中实现。

著录项

  • 来源
    《Microelectronics journal》 |2011年第1期|p.82-88|共7页
  • 作者

    P. Karthigaikumar; K. Baskaran;

  • 作者单位

    Department of Electronics and Communication Engineering, Karunya University, Coimbatore, India;

    Department of Computer Science and Engineering, Government College of Technology, Coimbatore, India;

  • 收录信息 美国《科学引文索引》(SCI);美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

    watermarking; fpga; asic; multimedia; low power vlsi;

    机译:水印fpga;asic;多媒体;低功耗VLSI;

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号