首页> 外文期刊>International journal of multidisciplina >DESIGN A LOW POWER AND AREA EFFICIENT NEW RECONFIGURABLE FIR FILTER FOR DSP APPLICATIONS
【24h】

DESIGN A LOW POWER AND AREA EFFICIENT NEW RECONFIGURABLE FIR FILTER FOR DSP APPLICATIONS

机译:为DSP应用设计低功耗,面积有效的新型可重构FIR滤波器

获取原文
获取原文并翻译 | 示例
       

摘要

This paper presents an architectural approach to the design of Low power and area Reconfigurable finite impulse response (FIR) filter. FIR digital filters are used in DSP by the virtue of its, linear phase, fewer finite precision error, stability and efficient implementation. The proposed architectures offer Low power and area reductions and compared to the best existing reconfigurable FIR filter implementations in the literature and the proposed architectures have been implemented and tested on Spartan-3 xc3s200-5pq208 field-programmable gate array (FPGA) and synthesized.
机译:本文提出了一种用于设计低功耗和面积可重构有限脉冲响应(FIR)滤波器的体系结构方法。 FIR数字滤波器由于其线性相位,较少的有限精度误差,稳定性和高效实现而被用于DSP。所提出的架构可降低功耗和面积,并且与文献中现有的最佳现有可重构FIR滤波器实现方案相比较,并且已在Spartan-3 xc3s200-5pq208现场可编程门阵列(FPGA)上进行了实施和测试,并进行了综合。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号