...
机译:逆网格条件下多个延迟信号抵消算子的递归实现及其在预滤波和环路滤波PLL中的应用
Advanced Product and Technology Delta Electronics Inc. Taoyuan Taiwan;
Department of Electrical Engineering National Tsing Hua University Hsinchu Taiwan;
Department of Electrical and Electronics Engineering Gayatri Vidya Parishad College of Engineer;
Harmonic analysis; Phase locked loops; Delays; Poles and zeros; Time-frequency analysis; Synchronization;
机译:基于扩展三角函数的PLL在各种不利电网条件下延迟信号消除
机译:通过使用环路内多个延迟信号抵消滤波器来动态增强单相和两相增强锁相环的性能
机译:改进的延迟信号消除PLL,在畸变和不平衡电网条件下实现快速电网同步
机译:逆网格条件下多个延迟信号抵消算子的递归实现及其在预滤波和环路滤波PLL中的应用
机译:使用级联延迟信号消除技术的电网相位和谐波检测。
机译:提取匹配过滤的应用EEG特点并从多种发作病灶在脑畸形解耦信号贡献
机译:dq-Frame级联基于延迟信号消除的pLL:分析,设计和与基于移动平均滤波器的pLL比较