【24h】

Top-Down Design Methodology of Mixed Signal with Analog-HDL

机译:模拟HDL混合信号的自顶向下设计方法

获取原文
获取原文并翻译 | 示例
           

摘要

In this paper, we give a concrete example of a 10-bit video rate ADC and introduce the effect of top-down design methodology with analog-HDL from the viewpoint of utilization techniques. First, we explain that analog top-down design methodology can improve chip performance by optimizing the architecture. Next, we concretely discuss the importance of modeling and verification. Verification of the full system does not require extracting all the information for each block at the transistor level in detail. The flexible verification method that we propose can provide good and fast full chip verification. We think analog top-down design methodology will become increasingly more important from now on because "system-on-chip" requires one chip mixed-signal system LSIs.
机译:在本文中,我们给出了一个10位视频速率ADC的具体示例,并从利用技术的角度介绍了采用模拟HDL的自顶向下设计方法的效果。首先,我们解释了模拟自上而下的设计方法可以通过优化架构来提高芯片性能。接下来,我们具体讨论建模和验证的重要性。整个系统的验证不需要在晶体管级别上详细提取每个模块的所有信息。我们提出的灵活的验证方法可以提供良好且快速的全芯片验证。从现在开始,我们认为模拟自上而下的设计方法将变得越来越重要,因为“片上系统”需要一个芯片的混合信号系统LSI。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号