...
首页> 外文期刊>Elektronik >CPLDs dringen in FPGA-Regionen vor
【24h】

CPLDs dringen in FPGA-Regionen vor

机译:CPLD在FPGA领域不断发展

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

Bis vor kurzem wurden umfangreiche Logikdesigns mit mehr als 15 000 Gattern in Field-Programmable Gate Arrays (FPGAs) und applikationsspezifischen integrierten Schaltungen (ASICs) implementiert - in letzteren hauptsächlich bei Designs mit mehr als 100 000 Gattern. Zwar besitzen FPGAs und ASICs unbestreitbar Vorteile, doch empfinden viele Entwickler diese als weniger anwenderfreundlich als traditionelle Simple Programmable Logic Devices (SPLDs) und Complex Programmable Logic Devices (CPLDs). Mit den neuen High-Density-CPLDs, die in Komplexitätsregionen traditioneller FPGAs vorstoßen,rngibt es jetzt eine Alternative für den Entwickler.
机译:直到最近,已经在现场可编程门阵列(FPGA)和专用集成电路(ASIC)中实现了具有超过15,000个门的广泛逻辑设计-后者主要用于具有100,000个以上门的设计。尽管FPGA和ASIC具有不可否认的优势,但许多开发人员发现它们与传统的简单可编程逻辑器件(SPLD)和复杂可编程逻辑器件(CPLD)相比,用户友好性较低。随着新的高密度CPLD在传统FPGA的复杂性领域中不断发展,开发人员现在有了另一种选择。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号