Die Fertigung hochkomplexer Halbleiterchips bereitet angesichts der minimalen Strukturbreiten von 90 nm und darunter immense Probleme, die sich vor allem bei der Fertigungsausbeute bemerkbar machen. Die EDA-Software-Häuser Cadence Design Systems und Mentor Graphics haben ihre Software-Umgebungen auf diese Problematik hin ausgerichtet.
展开▼