机译:汽车应用中的免同步扩频时钟生成技术
Department of Elektrotechniek ESAT-MICAS, Katholieke Universiteit Leuven, Heverlee, Belgium;
Delay-locked loop; digital integrated circuits; electromagnetic emission; frequency modulation; spread spectrum clock; staircase modulation; synchronization-free;
机译:在65nm CMOS中为1.45 GHz全数字扩频时钟发生器,用于无同步SOC应用
机译:一种新颖的扩频时钟生成技术:始终导通边界扩展SSCG
机译:使用双电荷泵控制技术的3.9μs稳定时间小数扩频时钟发生器,用于串行ATA应用
机译:扩频时钟产生技术的干扰势研究
机译:扩频通信应用的低功率宽带直接数字频率合成器的设计技术。
机译:用于改善汽车应用中机械传感器性能的最佳信号处理技术的调查
机译:一种3.9μs沉降时间分数扩频时钟发生器,采用串行ATA应用的双电荷泵控制技术
机译:扩频技术在非政府应用中的潜在用途