首页> 外文期刊>International Journal of Engineering Trends and Technology >A Efficient Low-Power High Speed Digital Circuit Design by using 1-bit GDI Full Adder Circuit
【24h】

A Efficient Low-Power High Speed Digital Circuit Design by using 1-bit GDI Full Adder Circuit

机译:使用1位GDI全加法器电路的高效低功耗高速数字电路设计

获取原文
       

摘要

To achieve low power consumption with less area, static CMOS logic styles has become the most suitable design approach for the past three decades. New designs of GDI based basic digital (AND, OR, XOR) gates are presented using single pass transistors to i
机译:为了在较小的面积上实现低功耗,在过去的三十年中,静态CMOS逻辑样式已成为最合适的设计方法。使用单通晶体管将基于GDI的基本数字(AND,OR,XOR)门的新设计呈现给i

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号