首页> 外文期刊>IEICE Electronics Express >Parallelizing the FPGA global routing algorithm on multi-core systems without quality degradation
【24h】

Parallelizing the FPGA global routing algorithm on multi-core systems without quality degradation

机译:在多核系统上并行化FPGA全局路由算法而不会降低质量

获取原文
获取外文期刊封面目录资料

摘要

References(8) VLSI physical design algorithms are generally nonpolynomial algorithms with very long runtime. In this paper, we parallelize the Pathfinder global routing algorithm -a widely used FPGA routing algorithm- for running on multi-core systems to improve runtime of routing process. Our experimental results show that the runtime of proposed multi-threaded global routing reduces by 47.8% and 70.9% (on average) with 2 and 4 concurrent threads, respectively on a quad-core processor without any quality degradation.
机译:参考文献(8)VLSI物理设计算法通常是运行时间非常长的非多项式算法。在本文中,我们并行使用了Pathfinder全局路由算法(一种广泛使用的FPGA路由算法),该算法可在多核系统上运行,以改善路由过程的运行时间。我们的实验结果表明,在四核处理器上使用2个和4个并发线程时,建议的多线程全局路由的运行时间分别减少了47.8%和70.9%(平均)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号