...
首页> 外文期刊>Design & Elektronik >Verlustleistung halbiert
【24h】

Verlustleistung halbiert

机译:功率损耗减半

获取原文
获取原文并翻译 | 示例

摘要

Bei mobilen Anwendungen begrenzen hauptsächlich Stromverbrauch und Kosten die Skalierung von Halbleiterprozesstechnologien. Eine neue, lizenzierbare Low-Power-CMOS-Plattform, die mit Standardprozessen kompatibel ist, soll bei steigender Ausbeute (Yield) die Leistungsaufnahme von ICs mindestens halbieren. Die Low-Power-CMOS-Plattform »Po-werShrink« von SuVolta besteht aus der firmeneigenen DDC-CMOS-Transistortechnologie (Deeply Deple-ted Channel) sowie DDC-optimierten Schaltungen und entsprechenden Entwurfsverfahren.
机译:在移动应用中,主要的功耗和成本限制了半导体工艺技术的规模。与标准工艺兼容的新的可许可低功耗CMOS平台应至少将IC的功耗减半,并提高产量。 SuVolta的低功耗CMOS平台“ Po-werShrink”由该公司自己的DDC-CMOS晶体管技术(深度沉积沟道)以及经过DDC优化的电路和相应的设计流程组成。

著录项

  • 来源
    《Design & Elektronik》 |2011年第7期|p.8|共1页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 ger
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号