...
首页> 外文期刊>IEEE Transactions on Computers >New low-complexity bit-parallel finite field multipliers using weakly dual bases
【24h】

New low-complexity bit-parallel finite field multipliers using weakly dual bases

机译:使用弱对偶基的新的低复杂度位并行有限域乘法器

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

New structures of bit-parallel weakly dual basis (WDB) multipliers over the binary ground field are proposed. An upper bound on the size complexity of bit-parallel multiplier using an arbitrary generating polynomial is given. When the generating polynomial is an irreducible trinomial x/sup m/+x/sup k/+1, 1/spl les/k/spl les/[m/2], the structure of the proposed bit-parallel multiplier requires only m/sup 2/ two-input AND gates and at most m/sup 2/-1 XOR gates. The time delay is no greater than T/sub A/+([log/sub 2/ m]+2)T/sub x/, where T/sub A/ and T/sub X/ are the time delays of an AND gate and an XOR gate, respectively.
机译:提出了二进制地面场上的位并行弱对偶基(WDB)乘法器的新结构。给出了使用任意生成多项式的位并行乘法器的大小复杂度的上限。当生成多项式是不可约的三项式x / sup m / + x / sup k / + 1,1 / spl les / k / spl les / [m / 2]时,建议的位并行乘法器的结构仅需m / sup 2 /两个输入与门,最多m / sup 2 / -1 XOR门。时间延迟不大于T / sub A / +([log / sub 2 / m] +2)T / sub x /,其中T / sub A /和T / sub X /是AND的时间延迟门和XOR门。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号