机译:使用经济高效的提前终止方案的节能LDPC编解码器设计
Yuan Ze Univ, Dept Elect Engn, Jhongli 32003, Taiwan;
Yuan Ze Univ, Dept Elect Engn, Jhongli 32003, Taiwan;
Yuan Ze Univ, Dept Elect Engn, Jhongli 32003, Taiwan;
codecs; decoding; parity check codes; CMOS integrated circuits; cyclic codes; iterative decoding; energy-efficient LDPC codec design; cost-effective early termination scheme; energy-efficient codec design; decoding iterations; ET scheme; QC-LDPC codec; decoding energy efficiency; energy reduction; quasicyclic-low-density parity-check code; TSMC CMOS technology; QC-LDPC code; size 90; 0 nm; frequency 278; 0 MHz; size 9; 86 mm; bit rate 4; 3 Gbit; s; bit rate 4; 4 Gbit; s;
机译:使用经济高效的早期终止方案设计节能LDPC编解码器设计
机译:适用于IEEE 802.15.3c应用的5.79 Gb / s节能多速率LDPC编解码器芯片
机译:字节可重构LDPC编解码器设计及其在NAND闪存系统的高性能ECC中的应用
机译:具有高性价比的早期终止方案的高吞吐量QC-LDPC解码器,用于非易失性存储系统
机译:内存系统中的节能高效设计。
机译:一项横断面研究的原理和设计以调查和描述2型糖尿病患者的表型及其对血糖控制的影响:CODEC研究
机译:高性价比,高吞吐量LDpC解码器的分析与设计