首页> 中文期刊> 《山东工业技术》 >一种基于FPGA+ADS130E08多路同步数据采集系统设计

一种基于FPGA+ADS130E08多路同步数据采集系统设计

         

摘要

随着电网系统的持续发展,电力自动化系统逐渐的对配电侧电压等级的综保测控装置提出了AD数据的高精度、动作可靠要求.本设计方案在CPU(8313)和ADS130E08之间设计了一个利用可编程逻辑器件FPGA自带的核心模块实现的一个模块和FIFO缓冲区,接收后的数据存入FIFO缓冲区,这样的目的是解决主频300MHz以上高速CPU与低速外设的矛盾.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号