首页> 中文期刊> 《铁道通信信号》 >基于FPGA的DBPL信号编码系统设计与仿真研究

基于FPGA的DBPL信号编码系统设计与仿真研究

         

摘要

cqvip:基于FPGA设计了一种可向应答器传输DBPL信号的编码系统,该系统由UART串行收发器模块、DDS和PLL模块、脉冲编码模块以及放大合成电路等组成。仿真测试结果表明该系统能较好地模拟铁路LEU,实现对应答器报文的DBPL信号编码功能,方便铁路院校开展应答器报文编制等相关的试验实训教学。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号