首页> 中文期刊> 《微处理机》 >一种低消耗高效能的AES加密算法芯片设计

一种低消耗高效能的AES加密算法芯片设计

         

摘要

在一些便携式电子设备中,希望使用小面积、低功耗的加密芯片.首先介绍AES加密算法,结合该算法的变换特点,为了降低AES硬件实现的面积和功耗,引入CSE(Common Subex-pression Elimination)算法对其关键模块进行优化;设计了仅仅使用4个sbox和一列mixcolumn的系统结构,结构中又将加密和解密进行了有机的结合.结果表明,该设计方案有效地减小了其硬件实现时的开销.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号