首页> 中文期刊>西安电子科技大学学报 >乘性交叉耦合锁相环路模型及对称情况下的环路性能分析

乘性交叉耦合锁相环路模型及对称情况下的环路性能分析

     

摘要

本文研究接收信号为v(t)=S_1[t,x_1(t)]S_2[t,x_2(t)]+n(t)时,利用最大后验估值方法,在FM调制下,导出一种新的交叉耦合锁相环路—乘性交叉耦合锁相环路(CCPLL(M)),并提出其数学模型为: θ_1=x_1(t)-K_1F_1(p)sinθ_1cosθ_2 θ_2=x_2(t)-K_2F_2(p)sinθ_2cosθ_1当上下环路对称时,利用线性变换,使CCPLL(M)等价于两个独立的具有正弦鉴相特性的PLL.因此,CCPLL(M)是PLL的推广。本文还得出对称情况下CCPLL(M)的同步带和捕捉带。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号