首页> 中文期刊> 《半导体学报》 >数字射频存储器用GaAs超高速3bit相位ADC的设计与实现

数字射频存储器用GaAs超高速3bit相位ADC的设计与实现

         

摘要

详细讨论、分析了用于3bit相位体制数字射频存储器(DRFM)系统的3bit相位体制ADC的设计、实现及测试.利用南京电子器件研究所标准GaAsΦ76mm全离子注入工艺,采用全耗尽非自对准MESFET器件加工实现了3bit超高速相位体制ADC.测试结果表明,该电路可在2GHz时钟速率下完成采样、量化,达到1.2Gbps的输出码流速率,其瞬时带宽可达150MHz,具备±0.22LSB的相位精度.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号