首页> 中文期刊> 《青海大学学报》 >基于FPGA的高效FIR滤波器设计

基于FPGA的高效FIR滤波器设计

         

摘要

为了有效提高数字信号处理的实时性,文中利用多相分解法推导了快速FIR滤波器的一种高效实现算法,通过Matlab,Quartus II软件的仿真和测试验证了设计的可行性。结果表明:该滤波器运行速度基本上是直接实现的2倍,运算量比直接实现要少25%左右,工作效率要比直接实现提高了大约50%。整个设计过程由软件实现,参数易于修改,具有较大的实用性。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号