首页> 中文期刊> 《北方工业大学学报》 >纳瓦级低功耗CMOS基准源研究与实现

纳瓦级低功耗CMOS基准源研究与实现

         

摘要

工作在亚阈值区的2个MOS管栅压差值与温度成正比,基于这一理论,本文设计了一种纳瓦级功耗的带隙基准源电路.整体电路包括启动电路,一个纳安级电流源电路,一只双极晶体管和一个与绝对温度成正比(PTAT)的电压发生器.与传统CMOS带隙基准源相比,本文采用的结构具有更低的功耗.电路性能基于SMIC 0.18μm混合CMOS工艺仿真验证,结果显示此电路在1.8V电压下工作时,整体功耗120nW.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号