首页> 中文期刊> 《中国惯性技术学报》 >用A/D和FPGA实现的加速度计数据读出系统

用A/D和FPGA实现的加速度计数据读出系统

             

摘要

加速度计是惯性导航系统的核心部件,通常加速度计输出为模拟电流信号,为便于导航计算机的数字处理,需经过A/D、I/F或V/F转换.针对应用背景实时、高精度、宽动态范围的要求,文中采用高分辨率模数转换器和嵌入式现场可编程门阵列组成石英挠性加速度计串行数据读出系统,设计了系统的硬件和软件.系统解决的几项关键技术,如数据采集逻辑电路设计、高分辨率A/D的接口电路设计等,可为其它要求宽动态范围的传感器接口系统所利用.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号