首页> 中文期刊>现代电子技术 >基于ARM和FPGA的微加速度计数据采集系统设计

基于ARM和FPGA的微加速度计数据采集系统设计

     

摘要

基于常用的MEMS惯性器件微型加速度计,介绍一种采用ARM和FPGA架构来采集加速度数值的设计方案,微加速度计的模拟输出信号经A/D芯片转换后由FPGA进行处理和缓存,然后ARM接收FPGA的输出数据并对数据进行显示和存储,对如何用FPGA实现该数据采集系统的传输控制和数据缓存,以及FPGA与A/D转换芯片和ARM的接口设计给出了说明,实现了加速度数值的采集、传输、显示和存储,该方法配置灵活、通用性强,可以较好地移植到相关器件的数据采集系统中.

著录项

  • 来源
    《现代电子技术》|2010年第2期|25-2730|共4页
  • 作者

    秦奎; 张卫平; 陈文元;

  • 作者单位

    上海交通大学,微纳科学技术研究院,微米/纳米加工技术国家重点实验室,上海,200240;

    上海交通大学,微纳科学技术研究院,薄膜与微细技术教育部重点实验室,上海,200240;

    上海交通大学,微纳科学技术研究院,微米/纳米加工技术国家重点实验室,上海,200240;

    上海交通大学,微纳科学技术研究院,薄膜与微细技术教育部重点实验室,上海,200240;

    上海交通大学,微纳科学技术研究院,微米/纳米加工技术国家重点实验室,上海,200240;

    上海交通大学,微纳科学技术研究院,薄膜与微细技术教育部重点实验室,上海,200240;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP274.2;
  • 关键词

    数据采集; 微加速度计; FPGA; ARM; TLC0820;

  • 入库时间 2023-07-24 18:34:14

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号