首页> 中文期刊>智能计算机与应用 >基于FPGA的IEEE 1588时钟同步系统的设计与实现

基于FPGA的IEEE 1588时钟同步系统的设计与实现

     

摘要

IEEE 1588精密时钟协议用于分布式系统中各节点上独立时钟的同步,纯软件实现的IEEE 1588精密时钟协议的时间戳只能标记在数据链路层,受网络传输延迟以及网络抖动的影响,时钟同步精度一般只能达到微秒级。本文设计了一种基于FPGA的IEEE 1588协议的时钟同步系统,采用EP4CE6E22C8和RTL8201CP芯片,通过编程实现IEEE 1588报文识别、时钟偏移补偿算法等。该方法进一步降低了网络传输延迟的不确定性,提高了时间戳捕获的精度。通过实验对主从时钟同步精度的一致性进行测试,满足设计要求。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号