首页> 中文期刊>实验科学与技术 >一种全数字延时触发器设计

一种全数字延时触发器设计

     

摘要

传统的单稳延时电路需外接RC支路,故精度不高,稳定性差,预置不直观.与之相比,全数字化设计的触发器采用时钟计数与预设值较容易实现延时,准确性、稳定性大大提高.延时范围与时钟频率有关,亦随计数器位数增加而增加,最高分辨率由器件响应速度确定,定时精度与时钟步长有关.由于采用数字比较方法,可实现不同量程(μs~数10 s)切换.该设计可用于要求较高的实验场合.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号