首页> 中文期刊> 《教育界:高等教育研究》 >基于FPGA的十进制计数器的设计与实现

基于FPGA的十进制计数器的设计与实现

         

摘要

本文通过对可编程逻辑器件FPGA的相关基础知识的学习与理论研究,进行十进制加法器的设计,通过仿真测试验证了所做设计功能的正确性,并下载到EDA实验箱进行了在线测试,阐述了可编程逻辑器件的基本设计方法。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号