首页> 中文期刊> 《电脑知识与技术:学术交流》 >基于忆阻器的N进制加法器设计方案研究

基于忆阻器的N进制加法器设计方案研究

         

摘要

忆阻器是蔡少棠教授发现的第四种无源二端元件。该文首先阐述了忆阻器的理论概念和实现原理,介绍了惠普实验室制造的一种纳米忆阻器实现方案;进而介绍了一种M-R型忆阻器有源仿真模型,从数学的角度论述了这种有源仿真模型的电路学原理;最后该文根据忆阻器记忆电荷时的连续工作特性提出了一种N进制加法器的设计方案,为提高计算机的运算能力提供了一种新的设计思路,具有积极的探索意义。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号