首页> 中文期刊> 《电子测量技术》 >基于FPGA内嵌DSP硬核的脉冲压缩设计与实现

基于FPGA内嵌DSP硬核的脉冲压缩设计与实现

             

摘要

在伪随机编码体制的超宽带雷达中,原始回波信号的实时脉冲压缩是信号处理的首要和关键步骤。由于超宽带雷达的采样率高、数据量大,而微处理器处理速度和DSP芯片运算能力有限,提出了一种基于FPGA内嵌DSP硬核的快速实时脉冲压缩方法。基于时间域的互相关算法,通过调用FPGA中的DSP硬核进行并行计算,并结合流水线模式,实现快速实时脉冲压缩。仿真与实验结果表明,本文的方法能很好地实现超宽带雷达原始回波信号的快速实时脉冲压缩。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号