首页> 中文期刊> 《微电子学与计算机》 >数字信号处理器中10端口高速寄存器文件设计

数字信号处理器中10端口高速寄存器文件设计

         

摘要

本文采用1P2M0.35滋m的N阱CMOS工艺,设计了一种用于数字信号处理器的10端口高速32×64位寄存器文件。寄存器文件中设计了写优先级比较机制和读写直通机制,避免不同数据源在同一周期内对同一寄存器的写冲突,保持读写数据的一致性。同时还设计了一种高速低功耗的电流灵敏运放读操作电路。仿真结果表明室温下,电源电压为3.3V时,寄存器文件的工作频率可以达到300MHz。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号