首页> 中文期刊> 《微电子学与计算机》 >基于FPGA的片上网络路由器并行测试研究

基于FPGA的片上网络路由器并行测试研究

         

摘要

近年来,片上网络(Network-on-chip,NoC)作为一种以通信为核心的复杂片上系统的IP核集成方法,已逐渐被大家熟知及认可而成为集成电路研究的热点.在对NoC技术研究的同时,对其测试方法的研究也至关重要.对此提出一种NoC路由器并行测试方法,设计一个共享的内建自测试(Build-In Self Test,BIST)控制器代替专用的BIST测试模块,采用改进多播路由算法并行传输测试数据包,将测试激励电路和响应分析电路加在被测电路中,结合重用NoC资源作为测试存取机制,实施并行测试以节约硬件开销.通过采取测试与数据传输并行执行策略,减少了测试时间;通过改进测试算法提高了故障的覆盖率,并实现了故障定位.实验验证了测试策略的有效性.#

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号