首页> 中文期刊> 《电子测量技术》 >基于FPGA的雷达实时测速系统硬件设计

基于FPGA的雷达实时测速系统硬件设计

             

摘要

伴随着社会科技与经济的高速发展,对测量速度的需求越来越多。雷达测速数据实时处理系统作为测速系统中的核心设备之一更是决定着速度测量的实时性和精度,研制高精度的实时数据处理系统对于国家安全和发展有着非常重要的战略意义。针对目前测速设备中实时信号处理系统实时性能差的问题,提出了一种利用嵌入式技术与数字信号处理技术相结合的硬件设计方案。这种方案以FPGA为核心,完成信号处理和对外设的控制。实验数据表明,系统对低频信号和高频信号都能够得到较好的采集性能,能够满足应用需求。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号