首页> 中文期刊> 《半导体技术》 >一种抑制选通器耐受性退化的两步写入方法

一种抑制选通器耐受性退化的两步写入方法

         

摘要

为了抑制选通-阻变(1S1R)交叉结构阵列在写操作过程中存在的选通器耐受性退化,对施加不同脉冲幅值和宽度的写入电压时HfO_(2)/Ag纳米点阈值开关选通器件的耐受性退化情况进行了测试和分子动力学模拟。结果表明,随着写入电压幅值和脉冲宽度的增加,选通器耐受性下降。基于此结果,提出一种将选通器开启过程和阻变存储器写过程分开操作的1S1R阵列两步写入方法来降低写过程中选通器上的分压,抑制选通器耐受性的退化。仿真和测试结果表明,相较于一步写操作方法,采用两步写入方法后,选通器件耐受性提高了一个数量级。此外,采用两步写入方法后,阵列能耗可降低58%以上,有利于大规模阵列的应用。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号